稱重儀表輸入/輸出的電(diàn)磁兼容性設計:
PCB設計的常規做法*,是在印刷板(bǎn)的各個關鍵(jiàn)部位配置適(shì)當的退耦電(diàn)容。退耦(ǒu)電容的*般配置(zhì)原則是:
a. 電源輸入端(duān)跨(kuà)接10~100μF的電解電容器。如有可(kě)能,接100μF以上的更好。
b. 原(yuán)則上每個集成電路芯(xīn)片(piàn)都應布置*個0.01pF的瓷片電容。如遇(yù)印刷板(bǎn)空隙不夠,可(kě)每4~8個芯片布置*個1~10pF的鉭電容。
c. 對於*噪聲能力弱、關斷時電源變化大的器件,如RAM、R0M存儲器件,應在芯片的(de)電源線和地(dì)線之間直接(jiē)接入退耦電容。
d. 電容引線不能太長,尤其是*頻(pín)旁路電容不能有引(yǐn)線。
此外(wài),還應注意以下兩點:
a. 在印刷板中有接觸器、繼電(diàn)器、按鈕等元件時,操作它們時均會產(chǎn)生較大火花放電,必須采用RC電路來吸收放電電流(liú)。*般R取1~2kΩ,C取2.2~47μF。
b. CM0S的輸入阻*很*,且易受感應,因此在使用時,對不用端(duān)要接地或接正電源。
輸入/輸出的電磁(cí)兼容性設計:
在單片機係統中輸(shū)入/輸(shū)出也是幹擾源的傳導線(xiàn),和接收射頻(pín)幹擾信號的拾檢源,稱重儀表設計(jì)時*般要采取有效的措施(shī):
①. 采用必要的共模/差模(mó)抑製(zhì)電(diàn)路,同時(shí)也(yě)要采取*定的濾波和防電磁屏蔽措施以減小幹擾的進入。
②. 在條件許可的情況(kuàng)下盡可能采取各種隔離措施(如光電隔離或者磁電隔(gé)離),從而阻斷(duàn)稱重儀表幹擾的傳播。